-
Cadence弄潮神经网络,发布高性能DSP IP
Vision C5概况 C5的一大亮点是计算能力可达1T MAC/s,而面积在1mm2以内(注:16nm工艺)。为何能如此高效率?原因之一是Cadence重新设计了NN加速器。通常的NN加速器中,HW...
-
Cadence数字、签核与定制/模拟工具助力实现三星7LPP和8LPP工艺技术
目前,三星7LPP工艺采用的数字与签核工具包括Innovus™ 设计实现系统和针对DRC的物理验证系统;采用的定制/模拟工具为Virtuoso® 先进工艺节点平台,包括Spectre® APS仿真器、...
-
Cadence扩展JasperGold平台用于高级形式化RTL签核
当今设计变得更为庞大复杂,开发在多个系统级芯片(SoC)中重复使用的强健IP,来提高设计人员生产力的需求日益突出。之前在网表实现阶段的签核检查现在需要在RTL设计阶段完成,但传统的静态lint和CDC...
-
全新Cadence Virtuoso系统设计平台帮助实现IC、封装和电路板无缝集成的设计流程
迄今为止,硅技术的进步一直游刃有余地推动微电子产品的升级和更迭;但就在不久前,峰回路转。鉴于现如今芯片、封装和电路板的高度复杂性,无论使用硅材料与否,高性能系统设计都必不可少。这一趋势下,越来越多的设...
-
Cadence推出针对最新移动和家庭娱乐应用的Tensilica HiFi 3z DSP架构
更高的语音采样率需要更复杂的语音预处理,增强型语音通话服务编解码器(EVS)是最新的4G高清语音VoLTE的移动语音编解码器,它支持高达48kHz的采样率,而以前的AMR-WB编解码器的采样率为16k...
-
千人盛会开幕,2017 Cadence全球用户大会 CDNLive登陆上海
在本届中国用户大会,Cadence公司资深副总裁Tom Beckley先生将来到中国进行主题演讲,同时Cadence特别邀请了领先智能车企业智车优行科技CEO沈海寅先生,阿里巴巴物联网事业部CTO丁险...
-
何时使用软件仿真,何时使用硬件仿真
多年来一系列的改进使得 HDL 软件仿真器变得愈加完美。现在,它是一款不可限量的工具,是设计验证和假设分析中必不可少的工具,但其还是有自身的局限性,即设计规模不能超过 1 亿个 ASIC 等效门。这种...
-
Cadence推出业界首款PCI Express 5.0验证IP 现可供货
创新的并被业界认同的Cadence VIP,已支持全部最新PCIe 标准,并针对5.0架构进行了优化。Cadence VIP的TripleCheck技术提供有验证计划,将需要测量的目标和协议中的规格点...
-
PCB layout用啥软件比较好?Cadence or AD?
印刷电路板同时也叫印制电路板,是一种让各类电子元件实现有规则连接的载体。 PCB layout特性 目前电子产业得到了飞速发展,人们的工作生活和各种电子产品密不可分。而作为电子产品不可缺少的重要载体-...
-
Cadence Sigrity 2018最新版集成3D设计与分析,大幅缩短PCB设计周期
Sigrity 2018最新版可帮助设计人员全面了解其系统,并将设计及分析扩展应用到影响高速互连优化的方方面面:不仅包括封装和电路板,还包括连接器和电缆领域。集成的3D设计及分析环境使PCB设计团队能...